设计应用

基于FPGA的高精度鉴相器实现

作者:董淑豪1,吴东岷2
发布日期:2020-10-20
来源:2020年电子技术应用第10期

0 引言

    微机电系统(Micro-Electro-Mechanical System,MEMS),体积小、功耗低、谐振频率高、光学特性好[1],在医疗、军事、科研等领域得到广泛应用。在MEMS微振镜的同步控制过程中,传统的模拟鉴相器很难达到较高精度,并且模拟鉴相器开发周期长,不易优化。基于现场可编程门阵列(Field Programmable Gate Array,FPGA)的数字鉴相器可以大大提高鉴相精度[2],并且灵活可调,方便实现MEMS微镜的同步控制。




本文详细内容请下载:http://www.chinaaet.com/resource/share/2000003021




作者信息:

董淑豪1,吴东岷2

(1.中国科学技术大学 微电子学院,安徽 合肥230026;

2.中国科学院苏州纳米技术与纳米仿生研究所,江苏 苏州215000)

此内容为AET网站原创,未经授权禁止转载。
FPGA FIR 鉴相器 DDS MEMS
Baidu
map