设计应用

一种高效能可重构1 024位大数乘法器的设计

作者:苏成,夏宏
发布日期:2024-03-20
来源:电子技术应用

引言

随着FPGA工艺的不断发展,在处理冗杂数据中使用硬件加速逐渐成为研究热点。乘法作为加密算法的重要组成部分[1],其硬件消耗和时间开销很大程度上影响着整个加密算法的性能。我国于2017年颁布的《SM9标识密码算法》中,多次使用了1 024位大数乘法[2]。


本文详细内容请下载:

https://www.chinaaet.com/resource/share/2000005912


作者信息:

苏成,夏宏  华北电力大学


杂志订阅.jpg

此内容为AET网站原创,未经授权禁止转载。
大数乘法器 流水线 华莱士树 可重构
Baidu
map