设计应用

基于FPGA的多路SGMII接口以太网设计与测试

作者:付强,乔辉,杨飞虎,曹拴住,张竞飞
发布日期:2025-02-19
来源:电子技术应用

引言

在某些大型系统中,主系统或主设备通常与多个子系统或子设备间组成网络进行互联通信。以太网作为目前使用最广泛的网络之一,具有接口简单、通信速度高、传输距离远、支持多种网络拓扑结构和性能稳定等优点,能够实现多节点间的高速通信。

通用嵌入式处理器受功耗、成本等因素制约,通常集成不超过2个以太网控制器,最多实现2路网络收发通信,无法满足大型系统的网络通信需求[1]。

FPGA作为一种可编程逻辑器件,具有良好的可扩展性和并行处理能力,内部集成多个高速收发器(SerDes),与外部物理层(PHY)芯片88E1512之间通过SGMII接口通信[2]。本文根据需要和FPGA芯片资源情况扩展多个以太网接口,借助FPGA自带的调试测试软件和方法,实现一种低成本、易扩展、高可靠性的多路SGMII接口以太网系统。


本文详细内容请下载:

https://www.chinaaet.com/resource/share/2000006329


作者信息:

付强,乔辉,杨飞虎,曹拴住,张竞飞

(中国电子科技集团公司第58研究所,江苏 无锡 214035)


Magazine.Subscription.jpg

此内容为AET网站原创,未经授权禁止转载。
FPGA SGMII 以太网 PHY
Baidu
map