kaiyun官方注册
您所在的位置:首页 > EDA与制造 > 业界动态 > 设计改进助三星电子1c nm内存良率明显提升

设计改进助三星电子1c nm内存良率明显提升

2025-06-25
来源:IT之家
关键词: 三星 10nm 内存

6 月 24 日消息,参考韩媒 SEDaily 当地时间本月 19 日报道和另一家韩媒 MK 的今日报道,三星电子的第六代 10 纳米级(注:即 1c nm)DRAM 内存工艺在设计改进等的推动下良率明显提升。

SEDaily 在报道中宣称,三星去年 1c nm 内存的良率还不到 30%,而在今年五月的性能测试中良率达到了 50%~70%;MK 则提到了 60% 以上的近期良率数据。

21.jpg

两家韩媒都表示,良率的明显提升是大胆的设计变更的作用,这虽然会导致量产时间的延后,但在技术层面取得了显著的改进。

由于在 HBM 市场的失利,三星电子在今年一季度将 DRAM 内存营收第一的宝座拱手让给 SK 海力士。考虑到三星的 HBM4 内存就基于 1c nm DRAM,该工艺的良率改善有望为三星重振旗鼓打下坚实基础。


Magazine.Subscription.jpg

本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。